omapl138的dsp核进行UPP数据发送的时候,出现数据错位的情况 - OMAP-L138 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 3285|回复: 2
打印 上一主题 下一主题

omapl138的dsp核进行UPP数据发送的时候,出现数据错位的情况

[复制链接]

1

主题

2

帖子

1026

积分

金牌会员

Rank: 6Rank: 6

积分
1026
跳转到指定楼层
楼主
发表于 2016-11-1 10:53:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
程序upp通讯部分是从demo中uPP_B_TO_A移植过来。7 I; M) }2 l  d) W- @% }
) p" h7 Q2 f9 n/ h: R- i3 {5 O
1.linux系统下由arm控制dsp通过upp往fpga发送数据,程序运行过程中,开始upp数据传输接受正常。! Y2 U! @) a  w4 o

* o  F0 S; r3 F, [% m2.由arm控制dsp不停的启动,停止upp数据发送;在某一次发送时出现数据错位(通过fpga从数据总线抓取数据),然后fpga接受的数据都是错位的,重新加载dsp程序也无法恢复fpga接收正常数据,重启上电L138后再运行dsp程序upp的数据恢复正常。/ a; V' P( z, `5 p' G# J# I

8 ]% X) K0 F4 [+ Q5 {; U' _. m& J  S3.通过dlb寄存器进行BA回环发现错误的数据情况如下
(与通过fpga从数据总线抓取数据一致):发送缓冲的数据顺序是1~128,但是回环到A通道,收到的数据是64~127,0~63。在测试过程中仿真器查看到UPQD0-2的值跟正常时一样,发送区数据顺序正确(在调试过程中查看寄存器及发送区地址,发送区是8字节对齐的,寄存器值没有发现异常) 。经过一段时间的测试,发现不是数据错位,而是0-63的数据是上次发送的值,二64-127的数据是本次的值。每次错误的字节数不一致,有时是前面112个数据都是上次的,有时只有16个数据是上次,64是最多的情况。
( X7 [" `; v$ \: ~6 E7 F+ g6 M* d0 ]. C
4.
upp发送数据是通过fpga给dsp的gpio发送周期40us的方波,但是dsp以40us的间隔在gpio中断处理程序中往fpga送1行512字节的数据;
$ Q2 d- a# m  p) |2 e9 y/ Q5 n* P& w. l5 c
/ Q! v3 S# x$ R$ q: ?
附:发送时钟设置为37.5M,传输为b通道16bit传输,实际测量upp发送的enable信号持续大概7us;中间fpga没送wait信号;UPTCR的发送设为64和256都试过,结果都会出现错位。# W2 m4 R3 Y- k' z% D
部分定义如下
; k! C' M' E* l* ?/ a$ I3 X#define upp_line_size        (128)
0 u  t; w6 P1 H$ i! Y% v3 V#define upp_line_count_s     (1)
5 S9 S' v& q0 `+ l#define upp_line_count_r     (1)
7 ^  Y5 e7 E, u! g#define upp_frame_size_s       (upp_line_size * upp_line_count_s)
, q6 S% n" X( N" v6 l#define upp_frame_size_r       (upp_line_size * upp_line_count_r)/ @/ P, Z* T0 O4 [- d+ u5 ?, ~& U
#define upp_line_offset_s      (upp_line_size)% j" C4 Z  l0 O. [' d" C" C
#define upp_line_offset_r      (upp_line_size)0 R3 Y& \3 b3 `, N/ H

# a' _5 F: ]1 o( t8 u/ h7 a* y4 F#pragma DATA_ALIGN(upp_buffer_s, 8)
) B! o* n; _+ `5 b3 ?#pragma DATA_ALIGN(upp_buffer_r, 8)- U! a8 |6 d9 G8 L( s# o
volatile Uint32 upp_buffer_s[upp_frame_size_s];
+ U( R0 E0 e) }* f. M# ^/ O7 ]- qvolatile Uint32 upp_buffer_r[upp_frame_size_s];
' P) r9 {' v" m: `  }0 z% d2 J
& }7 g) J) t. m" d0 M4 O! @( Y# o
请教:这可能是出现什么问题了。) |, c" K/ r" c% ^2 o% w

. a/ p- {8 ?6 g/ V( J- i/ _9 \
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖
回复

使用道具 举报

3

主题

852

帖子

3538

积分

创龙

Rank: 8Rank: 8

积分
3538
沙发
发表于 2016-11-1 21:54:17 | 只看该作者
可以参考OMAPL138光盘资料demo\syslink下的ad_console的例程
回复 支持 反对

使用道具 举报

15

主题

1357

帖子

4579

积分

创龙

Rank: 8Rank: 8

积分
4579
板凳
发表于 2016-11-2 11:32:22 | 只看该作者
DSP 端有没有用缓存?8 B1 k) r# V0 d/ q( g' R9 t9 x3 V7 q
FPGA 端有没有用 FIFO?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-5-19 01:09 , Processed in 0.036031 second(s), 23 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表