对l138与fpga通信例程tl-devmem2的复现与使用 - OMAP-L138 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 7868|回复: 9
打印 上一主题 下一主题

[已解决] 对l138与fpga通信例程tl-devmem2的复现与使用

[复制链接]

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
跳转到指定楼层
楼主
发表于 2018-9-5 20:16:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
硬件平台:omapl38F核心板;
6 {- a4 `- y3 T; r/ P! t2 ~* Z复现方式:按照pdf:omapl38基于emifa总线与FPGA的通信测试进行例程复现,并将写数据部分提取出来进行使用;
4 r- K- {7 c! I! T问题:在对fpga这边数据进行抓包观察时发现:) |0 K( m0 t+ c+ V
1、16根数据线仅有低八位在使用,高八位置一,当传输16bit数据时,会将两个字节按先小端后大端的顺序从低八位数据线按序输出;4 R3 v) M+ b) P5 X, |' U4 S
2、同时地址线只有addr1,addr2,addr3三根是有效的,其他线长期置一,并且地址线并不随数据变化而变化,而是每隔8到11个写使能而进一位;
0 A( D! f9 R* R  j- ?/ J3、emifa_clk时钟线并不能作为时钟提供给fpga,在对fpga另加其他时钟并对emifa_clk进行抓包时现象为长期置高;& |% o; ^6 M5 {1 j7 c5 t
4、片选emifa_cs2和写使能emifa_we的拉低时间比并不符合dsp与fpga通信时的2,3,2关系,请问arm与fpga通信时这个时序是什么,同时其依靠的时钟是多大,还是114MHz吗?6 Y* I; W# \  w6 c* C- I

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖
回复

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
沙发
发表于 2018-9-7 15:39:11 | 只看该作者
你好,针对您的问题有一下疑问:0 c! p; \! N: Z: s
3 b9 ~& _; Q, O- {- B
1.请问你使用的程序都是用我公司提供的吗?还是自行有做修改?* ]' ^$ C" c3 Q9 t  g& z
2.是否有确认过FPGA端的程序与DSP端的程序数据传输的位数是否匹配?
1 T  x" _0 F, d: Y1 A: d; W; i
8 _5 v% C0 z$ J) m0 H) k' H* S1 {
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
板凳
 楼主| 发表于 2018-9-7 16:26:05 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 15:39% g& y5 V- J. a
你好,针对您的问题有一下疑问:3 k' d9 Q9 `9 a+ ~4 ~( a4 {

1 C" ~( i1 M% F6 [$ U2 M0 Q* H# W, W1.请问你使用的程序都是用我公司提供的吗?还是自行有做修改?
% r4 @. _; l! P4 A' u; W/ Y/ o
使用的是arm的例程tl_devmem2(贴的图是修改过的程序,写使能中间的长时间时序是由于arm端打印每次数据造成的);我没有用核心板上的DSP,只用了arm和fpga
回复 支持 反对

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
地板
发表于 2018-9-7 17:06:59 | 只看该作者
数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》
1 E) t0 p7 z* \2 T
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
5#
 楼主| 发表于 2018-9-7 20:43:44 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 17:061 K4 l' L6 b" U* u$ F3 S
数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAP ...

0 i  q& U# M) ]- x) S9 t* U3 N就是按照那个文档操作的,然后发现采用m或者h模式的时候数据线和地址线出现了上述现象。采用b时地址线出现上述现象
2 c! q" u/ m4 ^8 a; j/ u1 x) ?% {
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
6#
 楼主| 发表于 2018-9-17 17:09:55 | 只看该作者
Tronlong-陈工 发表于 2018-9-7 17:06+ A. r3 |! }. P7 ^- J# |
数据的问题核对过ARM和FPGA端的数据宽度是否匹配?光盘资料中也有使用tl_devmem2的部分讲解文档《13-3-OMAP ...
5 R& {' p2 X9 G# A1 M6 R
陈工,这个问题咱们创龙有没有解决方案啊,为什么ARM和fpga通信时只能用8根数据线啊,而且地址线完全和数据不匹配,而且arm进行写操作基于的时钟是多少啊?麻烦您解答一下呗
- o7 F$ [8 E7 v& w9 U% l+ I
回复 支持 反对

使用道具 举报

3

主题

524

帖子

2083

积分

创龙

Rank: 8Rank: 8

积分
2083
7#
发表于 2018-9-29 10:46:15 | 只看该作者
您好,您如果是按照我们提供的例程和文档进行测试的话,测试的结果如果是不一样的话,您这边可以截图过来看一下。
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
8#
 楼主| 发表于 2018-11-10 16:06:15 | 只看该作者
广州创龙莫工 发表于 2018-9-29 10:46& x* v( }( {( W6 [, ~9 ]& l
您好,您如果是按照我们提供的例程和文档进行测试的话,测试的结果如果是不一样的话,您这边可以截图过来看 ...
' S' ^$ O3 |% N3 ^# M) N' P
采用的OMAP-L138F上ARM与FPGA数据传输程序基于文件《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》。
; \; f/ n# Z6 d5 ?9 R2 T
' w, G& |6 O1 o8 x. r现在遇到的问题:
0 c4 q7 |, p2 [+ d( C# J1、16bit数据线高八位没有初始化,传输只采用低八位数据线,且16bit的数据会在低八位数据线分成两个8bit数发出;# ^- [, U3 C4 x9 X+ K6 ^7 A
2、地址线仅有低三位初始化,且变化方式与读使能不同步;emifa_ba1无变化;
6 U0 o% N5 @. F: d% c+ W9 S
3 l9 O' ?" P* Y% N! S现象:1 J" A  F( l) p: y2 t# t
1、linux端运行./tl-devmem2 0x60000000 256 m 52428(1100110011001100)FPGA端现象
, q: j' a# M' d# i5 L( `, fG:\EMIF问题\输入(m52428)
1 W- K4 t1 h2 ^3 Q9 v+ w' ~& eG:\EMIF问题\m52428addr
  r5 a+ a  C- H0 c: e/ U5 }2、linux端运行./tl-devmem2 0x60000000 256 h 52428(1100110011001100)FPGA端现象; f& z, ~  y' E3 B
G:\EMIF问题\输入(h52428)G:\EMIF问题\h52428addr
$ ?3 _$ c. y% x) a' U+ |/ \
回复 支持 反对

使用道具 举报

4

主题

21

帖子

138

积分

注册会员

Rank: 2

积分
138
9#
 楼主| 发表于 2018-11-10 16:09:43 | 只看该作者

5 y) r4 V+ o3 ^! z# a( q9 h# k- W9 h7 l, e

5 P2 l! b, \7 x$ y$ @/ H7 j$ C# B+ l! G% W

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
10#
发表于 2018-11-22 12:02:47 | 只看该作者
你好,emif的问题我们这边基本确认了。除了fpga端下载bit文件之后运行这几条指令再发送数据以外,需要加载这个驱动:tl138evm-emifa-sram,还有两个情况::1.tl138evm-emifa-sram这个驱动有bug,导致地址发送出错。2.FPGA端的程序也有点问题,频率太高,通信会出错。。以上的问题我们会在V2.1版本(目前使用的是2.0内核)更新完善上去。并且修改emif的FPGA端程序。新版本的内核发布时间是下周五(11月30日)
# m! |: O- Z% ~3 h  f+ K! G
* V6 Q) v  s+ @9 O) l8 [  h: L
7 D  b8 I4 Q6 y6 c" @2 ^& B' P. V( y3 G0 T! E

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-5-13 13:47 , Processed in 0.043107 second(s), 25 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表