|
- R. s6 `7 i) W) d2 f 想求助一个问题。( \3 ^ \" G2 W* _. Q& `9 [
最经调试upp模块,发现一个问题,请教3 d3 J5 |# h! y0 \+ Z' R8 L* ?
贵公司示例中有一个项目文件 upp_B_TO_A 是基于startware 开发的UPP测试。我开发板测试没有问题。
g! d0 c( n2 Z: t' ?) T) [ 我想移植到SYSBIOS系统中,所以用GPIO_KEY_HWI 这个示例进行的修改。将upp_B_TO_A 相应部分进行修改
+ R$ [3 s& P' p( | 修改内容如下:8 N" ~0 t9 H; P9 O+ x* B' Q
1)建立一个HWI( j$ P, K4 C) q, D$ ^2 ~6 j! T
2)把upp_B_TO_A 项目中该初始化的,初始化UUP
5 ^& s3 E) B& J 3)添加所需头文件* X1 s' ?! a$ @2 ]7 G
编译没有问题。
& T/ k* I- c" |, j! Z* g+ |0 h9 w( B" ]' T) Q3 `2 b( p
最终修改后,详见附件项目文件
( e. D- U8 W4 s 但是修改完毕后,测试UPP传输(采用B->A 回环模式测试),发现数据会不对,没有规律1 ?+ M e; r8 \# q# x
我修改
4 [! R* ? Z% @% o' b, `7 G5 k// configuration macros- ?( c" d: _1 m# h0 G+ M8 Y0 M- Q
#define upp_line_size (256)
) d4 w$ M9 D* l% n#define upp_line_count (1)) ^( b o* t4 Z
#define upp_frame_size (upp_line_size * upp_line_count)7 i" d$ D+ \+ ]; h3 n! ~
#define upp_line_offset (upp_line_size)6 x1 }3 ~1 H4 h& ^1 t/ {4 \
#define UPP_CLOCK_DIV (2) //分频' q# ?6 Q. A% I' q
* `2 r0 b% h8 f
产生不同类型的错误。0 ?: c3 q2 e: S6 Z9 l
upp_line_size (1024) 发现没有问题,正确传输 W% o7 }9 b! {0 R' p
诸如其他512、256 等等。会发现开始传输部分会错误。不知道什么原因
- Y, v! p- [! @! e% ?1 ]2 E o; q6 N( s3 D$ J# L
请教,是不是移植到SYSBIOS 需要注意哪些地方0 u( N* x, D/ z
$ z' U. f5 k( ^# e% f1 X) ?1 }& M
|
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
|